Applied Electrical Engineering

Course Information

College Tsuyama College Year 2022
Course Title Applied Electrical Engineering
Course Code 0035 Course Category Specialized / Elective
Class Format Lecture Credits Academic Credit: 2
Department Department of Computer and Information Engineering Student Grade 5th
Term First Semester Classes per Week 2
Textbook and/or Teaching Materials 教科書:国枝博昭「集積回路設計入門」(コロナ社) 参考書:並木秀明ほか「実用入門ディジタル回路とVerilog-HDL」(技術評論社)
Instructor KAWAI Masahiro

Course Objectives

学習目標:集積回路設計の基本的な考え方や開発ツールを理解することで,集積回路に関するデザイン基礎能力や社会的影響力を習得する。

到達目標
1.集積回路に使われる素子の構造と特性,設計,製造全般に関する基礎知識を習得すること。
2.集積回路に使われる回路設計,論理設計の知識を習得すること。
3.集積回路が社会に及ぼす影響力を習得すること。

Rubric

不可
評価項目1MOSトランジスタの製造法や特性を理解し,参考資料に基づいてより詳細に各パラメータや遅延特性などを導出することができる。MOSトランジスタの製造法や特性を理解し,参考資料に基づいてより詳細に各パラメータや遅延特性などを計算することができる。MOSトランジスタの製造法や特性を理解し,参考資料に基づいて各パラメータを計算することができる。左記に達していない。
評価項目2MOSトランジスタを使ったレジスタレベルの設計を理解し,複雑な論理回路のレイアウト設計までできる。MOSトランジスタを使ったレジスタレベルの設計を理解し,簡単な論理回路のレイアウト設計までできる。MOSトランジスタを使ったレジスタレベルの設計を理解し,簡単な論理ゲートを設計できる。左記に達していない。
評価項目3集積回路が社会に及ぼした影響を調べ,歴史を踏まえて自分なりの考察を行い報告書にまとめることができる。集積回路が社会に及ぼした影響を調べ,自分なりの考察を行い報告書にまとめることができる。集積回路が社会に及ぼした影響を調べ,感想とともに報告書にまとめることができる。左記に達していない。

Assigned Department Objectives

Teaching Method

Outline:
一般・専門の別:専門 学習の分野:電気電子

基礎となる学問分野:工学/電気電子工学およびその関連分野/電子デバイスおよび電子機器関連

学科学習目標との関連:本科目は情報工学科学習目標「(2)情報・制御ならびに電気・電子の分野に関する専門技術分野の知識を修得し,情報・通信等の分野に応用できる能力を身につける。」に相当する科目である。

技術者教育プログラムとの関連: 本科目が主体とする学習・教育到達目標は「(A)技術に関する基礎知識の深化,A-2:「電気・電子」,「情報・制御」に関する専門技術分野の知識を修得し,説明できること」である。

授業の概要: 集積回路について学ぶ。集積回路は,電化製品を始め日常使用する多くの電子機器に使われており,今後ますます様々な集積回路の開発が必要となる。本科目では,現在主流となっているCMOSディジタル回路の設計に関する基礎知識を主に学習する。
Style:
授業の方法: 板書を中心に集積回路に必要とされる素子の特性や回路の構成,設計法について講義する。前期のみの科目である。
(授業時間外の学習内容)
・幅広い分野であるため,授業だけで深く理解できない。このため,関連する分野に関して課題レポートを課す。
・集積回路は産業構造を大きく変える役割を演じてきた。このため,関連する分野に関して課題レポートを課す。

成績評価方法:
2回の定期試験の結果を同等に評価する(80%)。
・各試験はノートの持ち込みを許可しない。
・各定期試験の結果が60点未満の人には補習,再試験により理解が確認できれば,点数を変更することがある。ただし,変更した後の評価は60点を超えないものとする。
演習・レポート課題で評価する(20%)。
Notice:
履修上の注意:本科目は「授業時間外の学修を必要とする科目」である。当該授業時間と授業時間外の学修を合わせて,1単位あたり45時間の学修が必要である。授業時間外の学修については,担当教員の指示に従うこと。

履修のアドバイス:集積回路の発展の歴史を通して,技術的観点とビジネス的観点の両面から発想法についても学んでほしい。

受講上のアドバイス:聞きなれない専門用語に戸惑うかもしれないが,この分野の考え方を理解し,習得すること。
遅刻は授業時間(=2コマ)の4分の1(=0.5コマ)刻みで取り扱う。

Characteristics of Class / Division in Learning

Active Learning
Aided by ICT
Applicable to Remote Class
Instructor Professionally Experienced
履修選択

Course Plan

Theme Goals
1st Semester
1st Quarter
1st ガイダンス,集積回路
・授業の概要
・集積回路の設計と製造,分類
・授業の概要を理解する
・集積回路の設計と製造および分類について理解する
2nd MOSトランジスタ
・MOSトランジスタとプロセス
・MOSトランジスタの構造と製造プロセスについて理解する
3rd 集積回路の基本素子
・モノリシック抵抗とモノリシック容量
・モノリシック抵抗とモノリシック容量について理解する
4th 集積回路の基本素子
・MOSトランジスタの特性および伝送ゲート
・MOSトランジスタの特性および伝送ゲートについて理解する
5th 回路設計
・論理ゲートとCMOSインバータ
・論理ゲートとCMOSインバータの特性について理解する
6th 回路設計
・NANDおよびNORゲート
・NANDおよびNORゲートについて理解する
7th 回路設計
・スタテック論理回路
・相補型論理回路について理解する
8th 中間試験 ・中間までの内容を試験し合格レベルの評価点を得られるようにする
2nd Quarter
9th 中間試験の答案返却と解説

・中間試験の答案と解答例を確認する
10th 回路設計
・ダイナミック論理回路
・プリチャージ論理回路とドミノ論理回路を理解する
11th 論理設計
・加算回路とALU
・加算器とALUの構成を理解する
12th 論理設計
・メモリ機能とレジスタ
・メモリ機能とレジスタの構成を理解する
13th Verilog-HDL
・文法と構造
・Verilog-HDLの文法と構造を理解する
14th Verilog-HDL
・設計
・簡単な論理回路を対象にVerilog-HDLによる設計を理解する
15th 期末試験 ・期末までのすべての内容について試験を行い合格レベルの評価点を得られるようにする
16th 期末試験の答案返却と解説 ・期末試験の答案と解答例を確認する

Evaluation Method and Weight (%)

試験発表相互評価自己 評価課題小テストTotal
Subtotal80000200100
基礎的能力0000000
専門的能力80000200100
分野横断的能力0000000